시놉시스의 IC 밸리데이터, 기술력 인정받다
사인오프 증명 솔루션, 반도체 시장 선도할 것
시놉시스의 IC 밸리데이터가 삼성 반도체 공장에서 인증 받는다. 시놉시스사의 IC 컴파일러 II 배치 및 배선 시스템에 의해 인-디자인 물리적 검증을 위해 삼성 반도체 인증 런셋 절차를 거치고, 삼성 파운드리 프로세스 기술에 대한 공동 연구 목표를 확대 진행 중이다.
시놉시스가 발표한 보도자료에 따르면 IC 밸리데이터 내부설계 물리검증 기능이 탑재된 삼성 파운드리의 14 나노미터 제조 프로세스 기능을 갖추고 있다. 이는 현재 삼성 반도체 시장에서 가장 뛰어난 기술을 자랑한다. 이 검증으로 인해 제품에 있어 고객들에게 전폭적인 신뢰를 얻고 있다. 이 신뢰를 바탕으로 툴과 런셋은 가장 기술력이 높은 삼성 반도체에서 검증을 마쳤다.
시놉시스의 DRC, LVS, 금속 필링 기술은 검증 됐으며 런셋은 삼성 반도체에 즉각적으로 납품이 가능해 생산 능력이 월등하며, IC 밸리데이터 내부설계 물리검증 기능이 탑재된 갤럭시 구현 플랫폼은 DRC, LVS, ERC, 금속 필링, 생산설계를 바탕으로 기능을 촉진시킨다.
추가로, 고사양 추상화 코딩을 겸비해 최신 하드웨어를 극대화해 선형 확장할 수 있도록 IC 밸리데이터가 지원하며, 스마트 메모리를 기반으로 해 개발된 스케줄링과 밸런싱 기술도 제공한다. 여러 기능이 종합된 유선형 디자인을 기반으로 한 삼성 파운드리는 최첨단 프로세스 노드의 확정성과 고정밀도를 필요로 하는 고객에게 제공한다.
인-디자인 검증을 위한 IC Compiler™ II 시스템 추가는 IC 밸리데이터에 적합할 것으로 보이며, 인-디자인은 자동화에 독자적인 사인오프 품질분석을 파악하기 위해 배치 및 배선 전문 엔지니어의 기술 융합으로 가능케 한다. 또한, 인-디자인 기술은 자동 DRC 리페어, 타이밍 인식 금속 필링, 고속 에코 확인 등 친환경 배치 및 배선으로 높은 생산 기능을 한다.
비얀 키아니 시놉시스 부회장은 보도자료에서 “제조 복잡으로 인해 디자이너들이 스케줄 안에 전달해야 하는 시험대를 거치면서 이 시장의 선두주자로 올라선 삼성처럼 우리도 끈끈한 협력의 중요성을 알고 있다”고 말했다.
이어, “가장 많이 요구하는 디자인은 디자이너들이 설계 흐름을 더 긴밀하게 통합할 수 있도록 하는 사인오프 증명 솔루션으로 이 솔루션이 반도체 시장을 주도할 무기가 될 것이다”라고 덧붙였다.